Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Vyrovnávací paměť, linkový budič
Anzahl der Kanäle pro Chip
8
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
SOIC, SOIC
Počet kolíků
20
Maximální výstupní proud vysoká úroveň
-12mA
Maximální výstupní proud nízká úroveň
12mA
Maximální prodleva šíření při maximální hodnotě CL
6.4 ns @ 2.7 V
Abmessungen
12.8 x 7.52 x 2.35mm
Minimální provozní napájecí napětí
1.65 V
Maximální provozní napájecí napětí
3.6 V
Testovací podmínka prodlevy šíření
50pF
Krajina pôvodu
Malaysia
Podrobnosti o výrobku
74LVC Family Inverters & Buffers, Texas Instruments
Řada invertorů a buvolů společnosti Texas Instruments z řady 74LVC nízkonapěťových obvodů CMOS. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
P.O.A.
25
P.O.A.
25
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Vyrovnávací paměť, linkový budič
Anzahl der Kanäle pro Chip
8
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
SOIC, SOIC
Počet kolíků
20
Maximální výstupní proud vysoká úroveň
-12mA
Maximální výstupní proud nízká úroveň
12mA
Maximální prodleva šíření při maximální hodnotě CL
6.4 ns @ 2.7 V
Abmessungen
12.8 x 7.52 x 2.35mm
Minimální provozní napájecí napětí
1.65 V
Maximální provozní napájecí napětí
3.6 V
Testovací podmínka prodlevy šíření
50pF
Krajina pôvodu
Malaysia
Podrobnosti o výrobku
74LVC Family Inverters & Buffers, Texas Instruments
Řada invertorů a buvolů společnosti Texas Instruments z řady 74LVC nízkonapěťových obvodů CMOS. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22