Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Vyrovnávací paměť, linkový budič
Rozhraní
Vyrovnávací a linkový IO
Anzahl der Kanäle pro Chip
1
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
SC-70-5
Počet kolíků
5
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Maximální prodleva šíření při maximální hodnotě CL
4.5 ns @ 3.3 V
Abmessungen
2 x 1.25 x 0.9mm
Minimální provozní napájecí napětí
1.65 V
Maximální provozní napájecí napětí
5.5 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
€ 1,44
€ 0,058 Each (In a Pack of 25) (bez DPH)
25
€ 1,44
€ 0,058 Each (In a Pack of 25) (bez DPH)
25
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
množstvo | Jednotková cena | Balík |
---|---|---|
25 - 100 | € 0,058 | € 1,44 |
125 - 225 | € 0,056 | € 1,40 |
250 - 475 | € 0,055 | € 1,37 |
500 - 1225 | € 0,053 | € 1,33 |
1250+ | € 0,052 | € 1,30 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Vyrovnávací paměť, linkový budič
Rozhraní
Vyrovnávací a linkový IO
Anzahl der Kanäle pro Chip
1
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
SC-70-5
Počet kolíků
5
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Maximální prodleva šíření při maximální hodnotě CL
4.5 ns @ 3.3 V
Abmessungen
2 x 1.25 x 0.9mm
Minimální provozní napájecí napětí
1.65 V
Maximální provozní napájecí napětí
5.5 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22