Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogická funkce
Vyrovnávací paměť, budič
Typ vstupu
Single Ended
Typ výstupu
Open Drain
Vstup Schmittův klopný obvod
No
Maximální prodleva šíření při maximální hodnotě CL
3.6 ns @ 3.3 V
Maximální výstupní proud nízká úroveň
24mA
Montage-Typ
Surface Mount
Gehäusegröße
TSSOP, TSSOP
Pinanzahl
14
Řada logiky
LVC
Abmessungen
5 x 4.4 x 1.15mm
Höhe
1.15mm
Maximální provozní napájecí napětí
5.5 V
Breite
4.4mm
Betriebstemperatur min.
-40 °C
Minimální provozní napájecí napětí
1.65 V
Maximální pracovní teplota
85 °C
Testovací podmínka prodlevy šíření
50pF
Länge
5mm
Podrobnosti o výrobku
74LVC Family Inverters & Buffers, Texas Instruments
Řada invertorů a buvolů společnosti Texas Instruments z řady 74LVC nízkonapěťových obvodů CMOS. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
P.O.A.
2000
P.O.A.
2000
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogická funkce
Vyrovnávací paměť, budič
Typ vstupu
Single Ended
Typ výstupu
Open Drain
Vstup Schmittův klopný obvod
No
Maximální prodleva šíření při maximální hodnotě CL
3.6 ns @ 3.3 V
Maximální výstupní proud nízká úroveň
24mA
Montage-Typ
Surface Mount
Gehäusegröße
TSSOP, TSSOP
Pinanzahl
14
Řada logiky
LVC
Abmessungen
5 x 4.4 x 1.15mm
Höhe
1.15mm
Maximální provozní napájecí napětí
5.5 V
Breite
4.4mm
Betriebstemperatur min.
-40 °C
Minimální provozní napájecí napětí
1.65 V
Maximální pracovní teplota
85 °C
Testovací podmínka prodlevy šíření
50pF
Länge
5mm
Podrobnosti o výrobku
74LVC Family Inverters & Buffers, Texas Instruments
Řada invertorů a buvolů společnosti Texas Instruments z řady 74LVC nízkonapěťových obvodů CMOS. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22