Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogická funkce
Inverter
Počet prvků na čip
1
Vstup Schmittův klopný obvod
No
Maximální prodleva šíření při maximální hodnotě CL
4.2 ns @ 3.3 V
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Montage-Typ
Surface Mount
Gehäusegröße
SOT-23-8
Pinanzahl
5
Řada logiky
LVC
Abmessungen
2.9 x 1.6 x 1.15mm
Maximální provozní napájecí napětí
5.5 V
Höhe
1.15mm
Betriebstemperatur min.
-40 °C
Betriebstemperatur max.
85 °C
Länge
2.9mm
Breite
1.6mm
Minimální provozní napájecí napětí
1.65 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
€ 0,99
Each (Supplied on a Reel) (bez DPH)
5
€ 0,99
Each (Supplied on a Reel) (bez DPH)
5
Kúpiť hromadne
množstvo | Jednotková cena | Cievka |
---|---|---|
5 - 20 | € 0,99 | € 4,95 |
25 - 45 | € 0,94 | € 4,70 |
50 - 120 | € 0,85 | € 4,25 |
125 - 245 | € 0,76 | € 3,80 |
250+ | € 0,72 | € 3,60 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogická funkce
Inverter
Počet prvků na čip
1
Vstup Schmittův klopný obvod
No
Maximální prodleva šíření při maximální hodnotě CL
4.2 ns @ 3.3 V
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Montage-Typ
Surface Mount
Gehäusegröße
SOT-23-8
Pinanzahl
5
Řada logiky
LVC
Abmessungen
2.9 x 1.6 x 1.15mm
Maximální provozní napájecí napětí
5.5 V
Höhe
1.15mm
Betriebstemperatur min.
-40 °C
Betriebstemperatur max.
85 °C
Länge
2.9mm
Breite
1.6mm
Minimální provozní napájecí napětí
1.65 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22