SN74LVC1G06DBVR, počet kanálů: 1 Vyrovnávací paměť, budič LVC Otevřený drain Invertující, počet kolíků: 5, SOT-23

Skladové číslo RS: 809-5952PZnačka: Texas InstrumentsČíslo dielu výrobcu: SN74LVC1G06DBVR
brand-logo

Technické dokumenty

Špecifikácie

Řada logiky

LVC

Logická funkce

Vyrovnávací paměť, budič

Počet kanálů na čip

1

Rozhraní

Vyrovnávací a linkový IO

Typ vstupu

Single Ended

Typ výstupu

Open Drain

Polarita

Inverting

Montage-Typ

Surface Mount

Gehäusegröße

SOT-23-8

Pinanzahl

5

Maximální výstupní proud nízká úroveň

32mA

Maximální prodleva šíření při maximální hodnotě CL

7 ns@ 30 pF

Abmessungen

3.05 x 1.75 x 1.3mm

Minimální provozní napájecí napětí

1.65 V

Maximální provozní napájecí napětí

5.5 V

Testovací podmínka prodlevy šíření

30pF

Podrobnosti o výrobku

74LVC1G, Texas Instruments

Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22

74LVC Family

Informácie o zásobách sú dočasne nedostupné.

P.O.A.

Each (Supplied on a Reel) (bez DPH)

SN74LVC1G06DBVR, počet kanálů: 1 Vyrovnávací paměť, budič LVC Otevřený drain Invertující, počet kolíků: 5, SOT-23
Vyberte typ balenia

P.O.A.

Each (Supplied on a Reel) (bez DPH)

SN74LVC1G06DBVR, počet kanálů: 1 Vyrovnávací paměť, budič LVC Otevřený drain Invertující, počet kolíků: 5, SOT-23

Informácie o zásobách sú dočasne nedostupné.

Vyberte typ balenia

Technické dokumenty

Špecifikácie

Řada logiky

LVC

Logická funkce

Vyrovnávací paměť, budič

Počet kanálů na čip

1

Rozhraní

Vyrovnávací a linkový IO

Typ vstupu

Single Ended

Typ výstupu

Open Drain

Polarita

Inverting

Montage-Typ

Surface Mount

Gehäusegröße

SOT-23-8

Pinanzahl

5

Maximální výstupní proud nízká úroveň

32mA

Maximální prodleva šíření při maximální hodnotě CL

7 ns@ 30 pF

Abmessungen

3.05 x 1.75 x 1.3mm

Minimální provozní napájecí napětí

1.65 V

Maximální provozní napájecí napětí

5.5 V

Testovací podmínka prodlevy šíření

30pF

Podrobnosti o výrobku

74LVC1G, Texas Instruments

Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22

74LVC Family