Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogic Family
LVC
Logic Function
Vyrovnávací paměť, budič
Anzahl der Kanäle pro Chip
1
Typ IO
Buffer & Line Driver IC
Input Type
Single Ended
Typ výstupu
Open Drain
Polarita
Inverting
Montage-Typ
Surface Mount
Package Type
SOT-23-8
Pinanzahl
5
Maximum Low Level Output Current
32mA
Maximum Propagation Delay Time @ Maximum CL
7 ns@ 30 pF
Abmessungen
3.05 x 1.75 x 1.3mm
Minimum Operating Supply Voltage
1.65 V
Maximum Operating Supply Voltage
5.5 V
Propagation Delay Test Condition
30pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
P.O.A.
Each (Supplied on a Reel) (bez DPH)
Výrobné balenie (Cievka)
15
P.O.A.
Each (Supplied on a Reel) (bez DPH)
Informácie o zásobách sú dočasne nedostupné.
Výrobné balenie (Cievka)
15
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogic Family
LVC
Logic Function
Vyrovnávací paměť, budič
Anzahl der Kanäle pro Chip
1
Typ IO
Buffer & Line Driver IC
Input Type
Single Ended
Typ výstupu
Open Drain
Polarita
Inverting
Montage-Typ
Surface Mount
Package Type
SOT-23-8
Pinanzahl
5
Maximum Low Level Output Current
32mA
Maximum Propagation Delay Time @ Maximum CL
7 ns@ 30 pF
Abmessungen
3.05 x 1.75 x 1.3mm
Minimum Operating Supply Voltage
1.65 V
Maximum Operating Supply Voltage
5.5 V
Propagation Delay Test Condition
30pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
