Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Typ produktu
Buffer & Line Driver
Logická funkce
Budič, Vyrovnávací paměť
Počet kanálů
1
Typ IO
Buffer & Line Driver IC
Typ vstupu
Single Ended
Typ výstupu
Open Drain
Polarita
Non-Inverting
Typ montáže
Surface
Gehäusegröße
SOT-23
Minimální napájecí napětí
1.65V
Počet kolíků
5
Maximální napájecí napětí
5.5V
Maximální výstupní proud nízká úroveň
32mA
Maximální doba zpoždění šíření @ CL
4.2ns
Betriebstemperatur min.
-40°C
Maximální pracovní teplota
125°C
Breite
1.75 mm
Výška
1.45mm
Länge
3.05mm
Normy/schválení
No
Řada
SN74LVC1G07
Napájecí proud
10μA
Automobilový standard
AEC-Q100
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
€ 3,74
€ 0,748 Each (In a Pack of 5) (bez DPH)
Štandardný
5
€ 3,74
€ 0,748 Each (In a Pack of 5) (bez DPH)
Informácie o zásobách sú dočasne nedostupné.
Štandardný
5
| Množstvo | Jednotková cena | Balík |
|---|---|---|
| 5 - 20 | € 0,748 | € 3,74 |
| 25 - 45 | € 0,71 | € 3,55 |
| 50 - 120 | € 0,64 | € 3,20 |
| 125 - 245 | € 0,578 | € 2,89 |
| 250+ | € 0,548 | € 2,74 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Typ produktu
Buffer & Line Driver
Logická funkce
Budič, Vyrovnávací paměť
Počet kanálů
1
Typ IO
Buffer & Line Driver IC
Typ vstupu
Single Ended
Typ výstupu
Open Drain
Polarita
Non-Inverting
Typ montáže
Surface
Gehäusegröße
SOT-23
Minimální napájecí napětí
1.65V
Počet kolíků
5
Maximální napájecí napětí
5.5V
Maximální výstupní proud nízká úroveň
32mA
Maximální doba zpoždění šíření @ CL
4.2ns
Betriebstemperatur min.
-40°C
Maximální pracovní teplota
125°C
Breite
1.75 mm
Výška
1.45mm
Länge
3.05mm
Normy/schválení
No
Řada
SN74LVC1G07
Napájecí proud
10μA
Automobilový standard
AEC-Q100
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
