Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsTyp produktu
Měnič CMOS
Logická funkce
Inverter
Typ vstupu
Schmitt Trigger
Typ výstupu
Dvojčinný, CMOS
Počet prvků na čip
1
Vstup Schmittův klopný obvod
Yes
Maximální doba zpoždění šíření @ CL
13ns
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Minimální napájecí napětí
1.65V
Typ montáže
Surface
Gehäusegröße
SC-70
Maximální napájecí napětí
5.5V
Počet kolíků
5
Betriebstemperatur min.
-40°C
Řada logiky
LVC
Maximální provozní teplota
85°C
Breite
1.25 mm
Výška
0.9mm
Délka
2mm
Normy/schválení
No
Řada
SN74LVC1G14
Automobilový standard
No
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
€ 14,75
€ 0,59 Each (Supplied on a Reel) (bez DPH)
Výrobné balenie (Cievka)
25
€ 14,75
€ 0,59 Each (Supplied on a Reel) (bez DPH)
Informácie o zásobách sú dočasne nedostupné.
Výrobné balenie (Cievka)
25
| Množstvo | Jednotková cena | Cievka |
|---|---|---|
| 25 - 45 | € 0,59 | € 2,95 |
| 50 - 120 | € 0,532 | € 2,66 |
| 125 - 245 | € 0,478 | € 2,39 |
| 250+ | € 0,454 | € 2,27 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsTyp produktu
Měnič CMOS
Logická funkce
Inverter
Typ vstupu
Schmitt Trigger
Typ výstupu
Dvojčinný, CMOS
Počet prvků na čip
1
Vstup Schmittův klopný obvod
Yes
Maximální doba zpoždění šíření @ CL
13ns
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Minimální napájecí napětí
1.65V
Typ montáže
Surface
Gehäusegröße
SC-70
Maximální napájecí napětí
5.5V
Počet kolíků
5
Betriebstemperatur min.
-40°C
Řada logiky
LVC
Maximální provozní teplota
85°C
Breite
1.25 mm
Výška
0.9mm
Délka
2mm
Normy/schválení
No
Řada
SN74LVC1G14
Automobilový standard
No
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22


