Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogic Family
LVC
Product Type
Buffer
Logic Function
Schmitt Trigger Buffer
Počet kanálů
1
Schmitt Trigger Input
Yes
Input Type
Single Ended
Mount Type
Surface
Typ výstupu
Single Ended
Polarita
Non-Inverting
Minimum Supply Voltage
1.65V
Package Type
SOT-23
Pinanzahl
5
Maximum Supply Voltage
5.5V
Maximální doba zpoždění šíření @ CL
5ns
Minimum Operating Temperature
-40°C
Maximální výstupní proud vysoká úroveň
-32mA
Maximum Low Level Output Current
32mA
Maximální pracovní teplota
85°C
Height
1.15mm
Länge
2.9mm
Normy/schválení
No
Řada
SN74LVC1G17
Supply Current
-50mA
Automotive Standard
No
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
€ 167,70
€ 0,671 Each (On a Reel of 250) (bez DPH)
250
€ 167,70
€ 0,671 Each (On a Reel of 250) (bez DPH)
Informácie o zásobách sú dočasne nedostupné.
250
| Množstvo | Jednotková cena | Cievka |
|---|---|---|
| 250 - 250 | € 0,671 | € 167,70 |
| 500 - 1000 | € 0,653 | € 163,34 |
| 1250 - 2250 | € 0,637 | € 159,14 |
| 2500+ | € 0,62 | € 155,12 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogic Family
LVC
Product Type
Buffer
Logic Function
Schmitt Trigger Buffer
Počet kanálů
1
Schmitt Trigger Input
Yes
Input Type
Single Ended
Mount Type
Surface
Typ výstupu
Single Ended
Polarita
Non-Inverting
Minimum Supply Voltage
1.65V
Package Type
SOT-23
Pinanzahl
5
Maximum Supply Voltage
5.5V
Maximální doba zpoždění šíření @ CL
5ns
Minimum Operating Temperature
-40°C
Maximální výstupní proud vysoká úroveň
-32mA
Maximum Low Level Output Current
32mA
Maximální pracovní teplota
85°C
Height
1.15mm
Länge
2.9mm
Normy/schválení
No
Řada
SN74LVC1G17
Supply Current
-50mA
Automotive Standard
No
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22


