Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Vyrovnávací paměť, budič
Rozhraní
Vyrovnávací a linkový IO
Počet kanálů na čip
1
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Inverting
Montage-Typ
Surface Mount
Gehäusegröße
SOT-23-8
Pinanzahl
5
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Maximální prodleva šíření při maximální hodnotě CL
9.6 ns@ 50 pF
Abmessungen
3.05 x 1.75 x 1.3mm
Maximální provozní napájecí napětí
5.5 V
Minimální provozní napájecí napětí
1.65 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
€ 3,12
€ 0,156 Each (In a Pack of 20) (bez DPH)
Štandardný
20
€ 3,12
€ 0,156 Each (In a Pack of 20) (bez DPH)
Informácie o zásobách sú dočasne nedostupné.
Štandardný
20
| Množstvo | Jednotková cena | Balík |
|---|---|---|
| 20 - 80 | € 0,156 | € 3,12 |
| 100 - 180 | € 0,148 | € 2,95 |
| 200 - 480 | € 0,133 | € 2,66 |
| 500 - 980 | € 0,12 | € 2,40 |
| 1000+ | € 0,114 | € 2,28 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Vyrovnávací paměť, budič
Rozhraní
Vyrovnávací a linkový IO
Počet kanálů na čip
1
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Inverting
Montage-Typ
Surface Mount
Gehäusegröße
SOT-23-8
Pinanzahl
5
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
32mA
Maximální prodleva šíření při maximální hodnotě CL
9.6 ns@ 50 pF
Abmessungen
3.05 x 1.75 x 1.3mm
Maximální provozní napájecí napětí
5.5 V
Minimální provozní napájecí napětí
1.65 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
