Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsTyp produktu
Logic Gate
Logická funkce
NEBO
Typ montáže
Surface
Počet prvků
1
Počet vstupů na bránu
2
Vstup Schmittův klopný obvod
No
Gehäusegröße
SOT-23
Počet kolíků
5
Řada logiky
LVC
Typ vstupu
CMOS
Maximální doba zpoždění šíření @ CL
4.5ns
Betriebstemperatur min.
-40°C
Maximální výstupní proud vysoká úroveň
-32mA
Maximální provozní teplota
85°C
Minimální napájecí napětí
1.65V
Breite
1.6 mm
Řada
SN74
Maximální napájecí napětí
5.5V
Výška
1.15mm
Délka
2.9mm
Normy/schválení
No
Maximální výstupní proud nízká úroveň
32mA
Automobilový standard
No
Typ výstupu
CMOS
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
€ 169,00
€ 0,056 Each (On a Reel of 3000) (bez DPH)
3000
€ 169,00
€ 0,056 Each (On a Reel of 3000) (bez DPH)
Informácie o zásobách sú dočasne nedostupné.
3000
| Množstvo | Jednotková cena | Cievka |
|---|---|---|
| 3000 - 3000 | € 0,056 | € 169,00 |
| 6000 - 12000 | € 0,055 | € 164,60 |
| 15000+ | € 0,054 | € 160,55 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsTyp produktu
Logic Gate
Logická funkce
NEBO
Typ montáže
Surface
Počet prvků
1
Počet vstupů na bránu
2
Vstup Schmittův klopný obvod
No
Gehäusegröße
SOT-23
Počet kolíků
5
Řada logiky
LVC
Typ vstupu
CMOS
Maximální doba zpoždění šíření @ CL
4.5ns
Betriebstemperatur min.
-40°C
Maximální výstupní proud vysoká úroveň
-32mA
Maximální provozní teplota
85°C
Minimální napájecí napětí
1.65V
Breite
1.6 mm
Řada
SN74
Maximální napájecí napětí
5.5V
Výška
1.15mm
Délka
2.9mm
Normy/schválení
No
Maximální výstupní proud nízká úroveň
32mA
Automobilový standard
No
Typ výstupu
CMOS
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22


