Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogická funkce
OR
Montage-Typ
Surface Mount
Počet prvků
1
Number of Inputs per Gate
2
Vstup Schmittův klopný obvod
No
Gehäusegröße
SOT-23-8
Pinanzahl
5
Řada logiky
LVC
Maximální provozní napájecí napětí
5.5 V
Maximální výstupní proud vysoká úroveň
-32mA
Maximální prodleva šíření při maximální hodnotě CL
4 ns @ 5 V, 4.5 ns @ 3.3 V
Minimální provozní napájecí napětí
1.65 V
Maximální výstupní proud nízká úroveň
32mA
Abmessungen
2.9 x 1.6 x 1.15mm
Höhe
1.15mm
Breite
1.6mm
Betriebstemperatur min.
-40 °C
Maximální pracovní teplota
85 °C
Testovací podmínka prodlevy šíření
50pF
Länge
2.9mm
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
€ 0,08
Each (On a Reel of 3000) (bez DPH)
3000
€ 0,08
Each (On a Reel of 3000) (bez DPH)
3000
Kúpiť hromadne
množstvo | Jednotková cena | Cievka |
---|---|---|
3000 - 3000 | € 0,08 | € 240,00 |
6000 - 12000 | € 0,07 | € 210,00 |
15000+ | € 0,06 | € 180,00 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsLogická funkce
OR
Montage-Typ
Surface Mount
Počet prvků
1
Number of Inputs per Gate
2
Vstup Schmittův klopný obvod
No
Gehäusegröße
SOT-23-8
Pinanzahl
5
Řada logiky
LVC
Maximální provozní napájecí napětí
5.5 V
Maximální výstupní proud vysoká úroveň
-32mA
Maximální prodleva šíření při maximální hodnotě CL
4 ns @ 5 V, 4.5 ns @ 3.3 V
Minimální provozní napájecí napětí
1.65 V
Maximální výstupní proud nízká úroveň
32mA
Abmessungen
2.9 x 1.6 x 1.15mm
Höhe
1.15mm
Breite
1.6mm
Betriebstemperatur min.
-40 °C
Maximální pracovní teplota
85 °C
Testovací podmínka prodlevy šíření
50pF
Länge
2.9mm
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22