Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Typ D
Typ vstupu
Single Ended
Typ výstupního signálu
Single Ended
Typ aktivace
Kladná hrana
Polarita
Inverting
Montage-Typ
Surface Mount
Gehäusegröße
SC-70-5
Pinanzahl
5
Počet prvků na čip
1
Maximální prodleva šíření při maximální hodnotě CL
5.2 ns @ 3.3 V
Abmessungen
2 x 1.25 x 0.9mm
Maximální provozní napájecí napětí
5.5 V
Betriebstemperatur min.
-40 °C
Höhe
0.9mm
Betriebstemperatur max.
85 °C
Länge
2mm
Breite
1.25mm
Minimální provozní napájecí napětí
1.65 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
P.O.A.
Štandardný
10
P.O.A.
Štandardný
10
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Typ D
Typ vstupu
Single Ended
Typ výstupního signálu
Single Ended
Typ aktivace
Kladná hrana
Polarita
Inverting
Montage-Typ
Surface Mount
Gehäusegröße
SC-70-5
Pinanzahl
5
Počet prvků na čip
1
Maximální prodleva šíření při maximální hodnotě CL
5.2 ns @ 3.3 V
Abmessungen
2 x 1.25 x 0.9mm
Maximální provozní napájecí napětí
5.5 V
Betriebstemperatur min.
-40 °C
Höhe
0.9mm
Betriebstemperatur max.
85 °C
Länge
2mm
Breite
1.25mm
Minimální provozní napájecí napětí
1.65 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVC1G, Texas Instruments
Logika CMOS s nízkým napětím
Balení s jedním hradlem
Provozní napětí: 1,65 až 5,5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon efektu latch-up přesahuje hodnotu 100 mA podle normy JESD 78 třídy II
Ochrana ESD přesahuje JESD 22