Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Režim zablokování
Transparent
Blokovací prvek
D Type
Počet bitů
8bit
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
TSSOP, TSSOP
Pinanzahl
20
Abmessungen
6.5 x 4.4 x 1.15mm
Höhe
1.15mm
Länge
6.5mm
Breite
4.4mm
Betriebstemperatur min.
-40 °C
Minimální provozní napájecí napětí
1.65 V
Maximální pracovní teplota
85 °C
Maximální provozní napájecí napětí
3.6 V
Podrobnosti o výrobku
74LVC Family Flip-Flops & Latches, Texas Instruments
Řada klopných a západek od 74LVC z nízkonapěťových obvodů CMOS 74LVC společnosti Texas Instruments. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
€ 0,25
Each (In a Tube of 70) (bez DPH)
70
€ 0,25
Each (In a Tube of 70) (bez DPH)
70
Kúpiť hromadne
množstvo | Jednotková cena | Tuba |
---|---|---|
70 - 70 | € 0,25 | € 17,50 |
140 - 280 | € 0,20 | € 14,00 |
350 - 630 | € 0,19 | € 13,30 |
700 - 980 | € 0,17 | € 11,90 |
1050+ | € 0,16 | € 11,20 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Režim zablokování
Transparent
Blokovací prvek
D Type
Počet bitů
8bit
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
TSSOP, TSSOP
Pinanzahl
20
Abmessungen
6.5 x 4.4 x 1.15mm
Höhe
1.15mm
Länge
6.5mm
Breite
4.4mm
Betriebstemperatur min.
-40 °C
Minimální provozní napájecí napětí
1.65 V
Maximální pracovní teplota
85 °C
Maximální provozní napájecí napětí
3.6 V
Podrobnosti o výrobku
74LVC Family Flip-Flops & Latches, Texas Instruments
Řada klopných a západek od 74LVC z nízkonapěťových obvodů CMOS 74LVC společnosti Texas Instruments. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22