Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Typ D
Typ vstupu
Single Ended
Typ výstupního signálu
Differential
Typ aktivace
Kladná hrana
Polarita
Inverting, Non-Inverting
Montage-Typ
Surface Mount
Gehäusegröße
SOIC, SOIC
Pinanzahl
14
Nastavit/resetovat
Yes
Počet prvků na čip
2
Maximální prodleva šíření při maximální hodnotě CL
6 ns @ 2.7 V
Abmessungen
8.65 x 3.91 x 1.58mm
Maximální provozní napájecí napětí
3.6 V
Betriebstemperatur min.
-40 °C
Höhe
1.58mm
Testovací podmínka prodlevy šíření
50pF
Maximální pracovní teplota
85 °C
Länge
8.65mm
Breite
3.91mm
Minimální provozní napájecí napětí
1.65 V
Podrobnosti o výrobku
74LVC Family Flip-Flops & Latches, Texas Instruments
Řada klopných a západek od 74LVC z nízkonapěťových obvodů CMOS 74LVC společnosti Texas Instruments. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22
74LVC Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
P.O.A.
10
P.O.A.
10
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVC
Logická funkce
Typ D
Typ vstupu
Single Ended
Typ výstupního signálu
Differential
Typ aktivace
Kladná hrana
Polarita
Inverting, Non-Inverting
Montage-Typ
Surface Mount
Gehäusegröße
SOIC, SOIC
Pinanzahl
14
Nastavit/resetovat
Yes
Počet prvků na čip
2
Maximální prodleva šíření při maximální hodnotě CL
6 ns @ 2.7 V
Abmessungen
8.65 x 3.91 x 1.58mm
Maximální provozní napájecí napětí
3.6 V
Betriebstemperatur min.
-40 °C
Höhe
1.58mm
Testovací podmínka prodlevy šíření
50pF
Maximální pracovní teplota
85 °C
Länge
8.65mm
Breite
3.91mm
Minimální provozní napájecí napětí
1.65 V
Podrobnosti o výrobku
74LVC Family Flip-Flops & Latches, Texas Instruments
Řada klopných a západek od 74LVC z nízkonapěťových obvodů CMOS 74LVC společnosti Texas Instruments. Řada 74LVC využívá technologii CMOS se silikonovým hradlem a je navržena pro provoz při 3,3 V, což umožňuje výrazné snížení spotřeby energie v porovnání s 5V systémy.
Provozní napětí: 1,65 až 3,6V
Vstupy odolné proti napětí 5 V.
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVCMOS
Výkon západkového zámku přesahuje 250 mA na jeden JESD 17
Ochrana ESD přesahuje JESD 22