Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVT
Logická funkce
Vyrovnávací paměť, linkový budič
Počet kanálů na čip
4
Rozhraní
Vyrovnávací a linkový IO
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
TSSOP, TSSOP
Pinanzahl
14
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
64mA
Maximální prodleva šíření při maximální hodnotě CL
2.1 ns @ 3.3 V
Abmessungen
5 x 4.4 x 1.15mm
Maximální provozní napájecí napětí
3.6 V
Minimální provozní napájecí napětí
2,7 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVTH, Texas Instruments
Vysokorychlostní nízkonapěťová logika BiCMOS
Provozní napětí: 2,7 až 3.6
Funkce sběrnice Hold na vstupech eliminuje potřebu velkých výkyvných pohybů
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVTTL
74LVTH Family
Informácie o zásobách sú dočasne nedostupné.
Skúste to znovu neskôr.
€ 0,42
Each (In a Pack of 5) (bez DPH)
5
€ 0,42
Each (In a Pack of 5) (bez DPH)
5
Kúpiť hromadne
množstvo | Jednotková cena | Balík |
---|---|---|
5 - 20 | € 0,42 | € 2,10 |
25 - 45 | € 0,40 | € 2,00 |
50 - 120 | € 0,36 | € 1,80 |
125 - 245 | € 0,32 | € 1,60 |
250+ | € 0,30 | € 1,50 |
Technické dokumenty
Špecifikácie
Brand
Texas InstrumentsŘada logiky
LVT
Logická funkce
Vyrovnávací paměť, linkový budič
Počet kanálů na čip
4
Rozhraní
Vyrovnávací a linkový IO
Typ vstupu
Single Ended
Typ výstupu
3 State
Polarita
Neinvertující
Montage-Typ
Surface Mount
Gehäusegröße
TSSOP, TSSOP
Pinanzahl
14
Maximální výstupní proud vysoká úroveň
-32mA
Maximální výstupní proud nízká úroveň
64mA
Maximální prodleva šíření při maximální hodnotě CL
2.1 ns @ 3.3 V
Abmessungen
5 x 4.4 x 1.15mm
Maximální provozní napájecí napětí
3.6 V
Minimální provozní napájecí napětí
2,7 V
Testovací podmínka prodlevy šíření
50pF
Podrobnosti o výrobku
74LVTH, Texas Instruments
Vysokorychlostní nízkonapěťová logika BiCMOS
Provozní napětí: 2,7 až 3.6
Funkce sběrnice Hold na vstupech eliminuje potřebu velkých výkyvných pohybů
Kompatibilita: Vstupní LVTTL/TTL, výstupní LVTTL